ANSYS信号完整性与电源完整性仿真__反射3


两种基本的匹配比较

源端匹配:源端接匹配电阻33欧姆

负载端匹配:接50欧姆负载。

两种情况下分别对传输线时延td进行参数扫描,从0.05ns到0.4ns,步长0.2ns,瞬态仿真1.2ns。

器件设置:V_PULSE:TR=TF=0.1ns,V1=0V,V2=1V,PW=100ns,PER=200ns,tone=1e10。

负载匹配电路图:

负载匹配电路图
负载匹配时传输线终端波形

源端匹配时电路图:


源端匹配电路图

源端匹配时源端波形:

源端匹配时源端波形

源端匹配时负载端波形:

源端匹配时负载端波形



结论:

负载端匹配时,两端信号波形完整,只是由于分压造成幅值衰减。

源端匹配时,负载端波形仅存在时延差异。

源端匹配时,源端波形存在台阶,台阶保持两倍传输线时延,幅值为信号源电平一半。

当两倍传输线时延小于信号上升沿,台阶消失在上升沿中。

©著作权归作者所有,转载或内容合作请联系作者
平台声明:文章内容(如有图片或视频亦包括在内)由作者上传并发布,文章内容仅代表作者本人观点,简书系信息发布平台,仅提供信息存储服务。

推荐阅读更多精彩内容